アルテラ SoC
SoC 1個に統合することで、消費電力、コスト、およびボード・サイズ削減を同時に実現
「アルテラ SoC」は、プロセッサ、ペリフェラル、およびメモリ・インタフェースで構成される ARM® ベースのハード・プロセッサ・システム (HPS) を、広帯域幅インタコネクタ・バックボーンによって FPGA ファブリックと統合した製品です。これにより、ハード IP の性能および消費電力の低減とプログラマブル・ロジックの柔軟性という特長を兼ね備えます。そしてアルテラ SoC は、消費電力とコストの低減をはかりつつ、コスト重視のアプリケーションに必要なレベルの性能を実現します。
Arria V SoC
Arria V SoC
Cyclone V SoC
Cyclone V SoC

Cyclone V SoC
アルテラ SoC の低コスト向け低消費電力製品
Cyclone® V SoC (System-on-a-Chip) は、FPGA、デジタル信号処理 (DSP) などのディスクリート・デバイスを、ユーザーによりカスタマイズが可能な ARM® ベース SoC 1個に集積統合することで、消費電力、システム・コスト、およびボード・サイズを削減し、システム性能を向上させる製品です。アルテラSoC は、性能と低消費電力性に優れた ハード IP (Intellectual Property) と、柔軟性に優れたプログラマブル・ロジックの究極の組み合わせを提供します。
Cyclone V SoC
Cyclone V SoC
ハード・プロセッサ・システム
ハード・プロセッサ・システム

Arria V SoC
アルテラ SoC のミッドレンジ向け製品
Arria® V SoC (System-on-a-Chip) は、FPGA、デジタル信号処理 (DSP) などのディスクリート・デバイスを、ユーザーによりカスタマイズが可能な ARM® ベース SoC 1個に集積統合することで、消費電力、システム・コスト、およびボード・サイズを削減し、システム性能を向上させる製品です。アルテラ SoC は、性能と低消費電力性に優れた ハード IP (Intellectual Property) と、柔軟性に優れたプログラマブル・ロジックの究極の組み合わせを提供します。
Arria V SoC
Arria V SoC
ハード・プロセッサ・システム
ハード・プロセッサ・システム

Cyclone V SoC 開発キット
Cyclone® V FPGAを使った ARM®ベースのカスタム SoC開発環境を提供
Cyclone V SoC 開発キットは、設計期間を短縮し、システムの信頼性を向上させる開発環境を提供します。このキットには、Cyclone V SX 開発ボード、ハードウェア・テスト機能、およびリファレンス・デザインに加えて、アルテラ SoC エンベデッド・デザイン・スイート (SoC EDS) が含まれており、今すぐ SoC の開発に着手できます。
Cyclone V SX SoC 開発ボード
Cyclone V SX SoC 開発ボード

Arria 10 SoC
ミッドレンジを新たに定義する Arria 10 SoC
Arria® 10 SoC は、ミッドレンジに最適な性能と電力効率を提供します。製造にはTSMCの20nmプロセスが 採用されることで消費電力は現行製品より40%低減され、さらにその性能に至っては現行のハイエンド製品とくらべても 15%も向上し、HPS内ARM Cortex-A9MPCoreのプロセッサ性能も1.5GHzに向上し、最高の電力効率を提供します。 「Arria 10」はミッドレンジFPGA & SoC の基本性能と応用領域を新たに定義しなおす画期的な製品です。
Arria 10 FPGA & SoC
Arria 10 FPGA & SoC
ARM Cortex-A9 MPCore プロセッサ
最高の性能を発揮するように最適化された、ARM エコシステム・パートナーのプロセッサ
アルテラの Arria V SoC および Cyclone V SoC には、デュアルコア ARM® Cortex™ -A9 MPCore™ アプリケーション・クラス・プロセッサがハード IP (Intellectual Property) コンポーネントとして統合されています。ARM Cortex-A9 プロセッサは、最高の性能を発揮するように最適化されていることに加え、広範な ARM エコシステム・パートナーによるクラス最高の開発ツールおよびオペレーティング・システムのサポートを活用できます。
Cortex-A9 MPCore プロセッサのブロック図
Cortex-A9 MPCore プロセッサのブロック図

ARM DS-5 Altera Edition ツールキット
アルテラ SoC のデバッグの障壁を取り除くツールキット
ARM® Development Studio 5 (DS-5™) ツールキットをベースにしており、 HPS ARM Cortex-A9プロセッサ と FPGA にまたがったデバッグ機能をシームレスに拡張することにより、SoC デバイスでのデバッグの障壁を取り除く製品です。これらの FPGA 対応デバッグ機能は、デバイス全体に比類ないレベルの可視化とコントロールをもたらしユーザの生産性を向上させます。ARM DS-5 Altera® Edition ツールキットは、アルテラ SoC Embedded Design Suite (EDS) の一部として、アルテラとの独占契約により提供されます。
ARM DS-5ツールキットのスクリーン・ショット
ARM DS-5ツールキットのスクリーン・ショット

Quartus II 開発ソフトウェア
CPLD、FPGA、SoC、HardCopy ASICデザインに業界一の性能と生産性を提供
アルテラの Quartus® II 開発ソフトウェアは、CPLD、FPGA、SoC、および HardCopy® ASIC デザインに対して業界 No.1 の性能と生産性を提供するソフトウェアです。Quartus II 開発ソフトウェアを使用すれば、あらゆる設計手法で FPGA のデザインが行えます。C ベース、システムまたは IP ベース、およびモデルベースのデザイン入力ツールを含むフル機能のハイレベル・デザイン・ツール・スイートにより、複雑なシステム開発をサポートします。 アルテラのハイレベル・デザイン・フローは、設計の構想から実装までの作業を高速化します。
Quartus II 開発ソフトウェア
Quartus II 開発ソフトウェア

Qsys システム統合ツール
システム・レベル・デザインで生産性を向上させる Qsys システム統合ツール
Qsys システム統合ツールは、IP (Intellectual Property) ファンクションとサブシステムを接続するインタコネクト・ロジックを自動的に生成して、FPGA デザイン・プロセスの時間と労力を大幅に節約します。Qsys は、FPGA に最適化されたネットワーク・オン・チップ (NoC) の新しい技術で開発されており SOPC Builder の次世代ツールにあたり、SOPC Builder と比べて、性能の向上やデザインの再利用のしやすさ、そして検証の迅速化を実現しています。
Qsys システム統合ツール 
Qsys システム統合ツール